A SERVICE OF

logo

List of Tables
Bt8960
Single-Chip 2B1Q Transceiver
ix
N8960DSB
List of Tables
Table 1-1. Pin Descriptions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
Table 1-2. Hardware Signal Definitions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
Table 2-1. Symbol Source Selector/Scrambler Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
Table 2-2. Four-Level Bit-to-Symbol Conversions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Table 2-3. Two-Level Bit-to-Symbol Conversions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Table 2-4. Two-Level Symbol-to-Bit Conversion. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Table 2-5. Four-Level Symbol-to-Bit Conversion. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Table 2-6. Crystal Oscillator Circuit Component Values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Table 2-7. Timers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Table 2-8. Device Identification JTAG Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Table 3-1. Register Table. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Table 4-1. Absolute Maximum Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
Table 4-2. Recommended Operating Conditions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
Table 4-3. Electrical Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 73
Table 4-4. External Clock Timing Requirements (MCLK). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
Table 4-5. HCLK Switching Characteristics. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
Table 4-6. Symbol Clock (QCLK) Switching Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
Table 4-7. Channel Unit Interface Timing Requirements, Parallel Master Mode . . . . . . . . . . . . . . . . 76
Table 4-8. Channel Unit Interface Switching Characteristics, Parallel Master Mode . . . . . . . . . . . . . 76
Table 4-9. Channel Unit Interface Timing Requirements, Parallel Slave Mode . . . . . . . . . . . . . . . . . 77
Table 4-10. Channel Unit Interface Switching Characteristics, Parallel Slave Mode . . . . . . . . . . . . . . 77
Table 4-11. Channel Unit Interface Timing Requirements, Serial Mode . . . . . . . . . . . . . . . . . . . . . . . 78
Table 4-12. Channel Unit Interface Switching Characteristics, Serial Mode . . . . . . . . . . . . . . . . . . . . 78
Table 4-13. Microcomputer Interface Timing Requirements. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
Table 4-14. Microcomputer Interface Switching Characteristics. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80
Table 4-15. Test and Diagnostic Interface Timing Requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
Table 4-16. Test and Diagnostic Interface Switching Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . 84
Table 4-17. Receiver Analog Requirements and Specifications. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86
Table 4-18. Transmitter Analog Requirements and Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . 87
Table 4-19. Transmitted Pulse Template . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
Table 4-20. Transmitter Test Circuit Component Values . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 90